硬件工程師設計出錯是什么體驗?
2024/8/7 16:55:34??????點擊:
這真是一個辛酸的話題,想起以前剛工作畫的第一塊板子,對晶振一點概念沒有,只知道照著網(wǎng)上給的圖紙一通抄,結果錯把有源晶振畫成無源的,沒有留電源輸入引腳,回板后上電沒有信號輸出,一臉懵逼。最后請同事幫忙才發(fā)現(xiàn)了這個問題,飛線后解決。后來每次畫好圖紙后都請同事幫忙看看,但飛線的事情還是常有,稀奇古怪的問題一大堆。
如果在打樣的過程中發(fā)現(xiàn),還是很容易解決這些小問題,量產(chǎn)的時候就歇菜了,不光心酸,而且飛線手也酸,哈哈。
下面,看看網(wǎng)友的神操作,你有沒有出過同樣的錯誤呢?
1、錯把mm當mil,畫板的時候一定要特別注意單位?。?!這板子你讓結構怎么辦!

2、晶振2個引腳畫反了?。。∮值搅孙w線大法的時候!

3、硬件配置字不匹配?繼續(xù)飛~

4、電源引腳畫反了。。。

5、你是懂疊羅漢的!

6、哥,咱不能換個小封裝的嗎?

7、這焊工絕對國家級的!!

8、連接器引腳錯了怎么辦?沒有不能飛的線!

9、不按套路出牌呀,封裝怎么放大了這么多?。?!

10、就這封裝也太反常規(guī)了吧,我叫0805,你叫0508?。?!

11、晶振引腳錯了,反過來發(fā)現(xiàn)照用,什么PCB設計規(guī)則,幾十兆的晶振照樣引線,沒有包地,還不是一樣用,哈哈!

12、好家伙,空中飛線!

13、銅箔封印大法,EMI哪兒跑,哈哈!

14、過孔直接打到線上!??!趕緊割線!

最后說一句,硬件設計水平和個人成長強相關,在個人成長的過程中,出錯不可避免,調試經(jīng)驗都是在出錯的過程中獲取的,沒有問題反而對電路、產(chǎn)品的理解并不深刻,神槍手都是子彈喂出來的,如果沒有投入,不產(chǎn)生這些問題,好多工程師的水平永遠只停留在原理圖設計階段,不能確切的知道實際使用場景對電路設計的影響,只會空談理論而已。
也許最后,我們會感謝那些犯過的錯誤!
如果在打樣的過程中發(fā)現(xiàn),還是很容易解決這些小問題,量產(chǎn)的時候就歇菜了,不光心酸,而且飛線手也酸,哈哈。
下面,看看網(wǎng)友的神操作,你有沒有出過同樣的錯誤呢?
1、錯把mm當mil,畫板的時候一定要特別注意單位?。?!這板子你讓結構怎么辦!

2、晶振2個引腳畫反了?。。∮值搅孙w線大法的時候!

3、硬件配置字不匹配?繼續(xù)飛~

4、電源引腳畫反了。。。

5、你是懂疊羅漢的!

6、哥,咱不能換個小封裝的嗎?

7、這焊工絕對國家級的!!

8、連接器引腳錯了怎么辦?沒有不能飛的線!

9、不按套路出牌呀,封裝怎么放大了這么多?。?!

10、就這封裝也太反常規(guī)了吧,我叫0805,你叫0508?。?!

11、晶振引腳錯了,反過來發(fā)現(xiàn)照用,什么PCB設計規(guī)則,幾十兆的晶振照樣引線,沒有包地,還不是一樣用,哈哈!

12、好家伙,空中飛線!

13、銅箔封印大法,EMI哪兒跑,哈哈!

14、過孔直接打到線上!??!趕緊割線!

最后說一句,硬件設計水平和個人成長強相關,在個人成長的過程中,出錯不可避免,調試經(jīng)驗都是在出錯的過程中獲取的,沒有問題反而對電路、產(chǎn)品的理解并不深刻,神槍手都是子彈喂出來的,如果沒有投入,不產(chǎn)生這些問題,好多工程師的水平永遠只停留在原理圖設計階段,不能確切的知道實際使用場景對電路設計的影響,只會空談理論而已。
也許最后,我們會感謝那些犯過的錯誤!
- 上一篇:淺析繼電器觸點粘連問題 2024/8/9
- 下一篇:2024.7.22 經(jīng)驗分享會 2024/7/23